
基于FPGA的高速采樣顯示電路的實(shí)現(xiàn)
發(fā)布時(shí)間:2017-02-27 責(zé)任編輯:susan
【導(dǎo)讀】通過(guò)對(duì)被測(cè)信號(hào)的實(shí)時(shí)采樣,利用等效采樣原理,可以將采樣率為1MHz等效為200MHz,提高了被測(cè)信號(hào)的最高頻率,具有成本低,性能可靠,便易升級(jí)的特點(diǎn)。
項(xiàng)目背景及可行性分析
1.項(xiàng)目名稱、項(xiàng)目的主要內(nèi)容及目前的進(jìn)展情況
項(xiàng)目名稱: 基于FPGA的高速采樣顯示電路的實(shí)現(xiàn)
主要內(nèi)容:通過(guò)對(duì)被測(cè)信號(hào)的實(shí)時(shí)采樣,利用等效采樣原理,可以將采樣率為1MHz等效為200MHz,提高了被測(cè)信號(hào)的最高頻率,具有成本低,性能可靠,便易升級(jí)的特點(diǎn)。
2.項(xiàng)目關(guān)鍵技術(shù)及創(chuàng)新點(diǎn)的論述
(1)200MHz脈沖產(chǎn)生電路
直接產(chǎn)生的方波信號(hào),電路復(fù)雜,易受外界干擾,性能指標(biāo)較差,制作難度較大。我們利用晶振產(chǎn)生20MHz方波信號(hào),利用FPGA內(nèi)部鎖相環(huán)電路將其倍頻到200MHz,電路簡(jiǎn)單,可靠性高,性能指標(biāo)好。
(2) 多周期測(cè)量技術(shù)
利用傳統(tǒng)的測(cè)周期方法,測(cè)量計(jì)數(shù)誤差為±1。我們利用增加被測(cè)信號(hào)周期整倍數(shù)來(lái)減少測(cè)量誤差,測(cè)量誤差為原來(lái)的1/10n 。
(3) 等效采樣算法
首先對(duì)輸入的模擬信號(hào)進(jìn)行整形,在過(guò)零點(diǎn)處產(chǎn)生脈沖,利用相鄰兩個(gè)過(guò)零點(diǎn)脈沖對(duì)周期為5ns的周期序列進(jìn)行計(jì)數(shù)(計(jì)數(shù)值為N),由此可產(chǎn)生對(duì)被測(cè)信號(hào)周期的測(cè)量,測(cè)量誤差不大于5ns。利用等效采樣原理,(T采樣=mT信號(hào)+△t), △t=1/200MHZ=5ns, 由于最高實(shí)時(shí)采樣率為信號(hào)最高頻率的十分之一,應(yīng)取m>=10,故等效采樣周期=10*N△t+△t從而完成200mSaPS的等效速率。
3.顯示技術(shù)
根據(jù)液晶顯示原理,液晶屏上的每一個(gè)點(diǎn)對(duì)應(yīng)著顯示緩沖存儲(chǔ)器的一個(gè)bit,通過(guò)一定的算法,將顯示緩存的某一bit 置1,就可將被測(cè)信號(hào)顯示出來(lái)。
4.控制模式選擇
控制電路可采用中大規(guī)模的集成電路來(lái)構(gòu)成,但結(jié)構(gòu)復(fù)雜,移置性差,在此我們選擇VHDL語(yǔ)言,通過(guò)編程,完成整個(gè)電路的控制。
項(xiàng)目實(shí)施方案
1.方案基本功能框圖及描述
方案基本功能框圖如圖1所示。

圖1.方案基本功能框圖
將輸入的模擬信號(hào)分成2路,一路經(jīng)ADC輸入FPGA 芯片 ,另一路經(jīng)斯密特電路輸入給FPGA 。FPGA外接20MHz的晶振,通過(guò)FPGA 內(nèi)部的鎖相環(huán)倍頻至200MHz,即周期為5ns的方波信號(hào)。用此方波信號(hào)作為時(shí)間基準(zhǔn),對(duì)經(jīng)斯密特電路輸入信號(hào)的周期進(jìn)行測(cè)量,得到被測(cè)信號(hào)周期=N*5ns,則等效采樣的時(shí)間間隔=m*(N*5ns)+5ns。根據(jù)等效采樣原理,此時(shí)的采樣率相當(dāng)于1/5ns=200MHz,利用LCD顯示技術(shù),可以看到此效果。
2.需要的開(kāi)發(fā)平臺(tái)
接口:信號(hào)輸入的同軸電纜接口。
輸出:FPGA開(kāi)發(fā)芯片的輸入輸出引腳(至少10根引線)。
所需要的目標(biāo)FPGA開(kāi)發(fā)平臺(tái):ISE 9.0
3.方案實(shí)施過(guò)程中需要開(kāi)發(fā)的模塊
在本方案中需要研制模數(shù)轉(zhuǎn)換模塊和LCD顯示接口模塊。若選用初級(jí)板Spartan-3E,則無(wú)須制作模數(shù)轉(zhuǎn)換模塊。否則,自行開(kāi)發(fā)這些模塊。
4.系統(tǒng)最終要達(dá)到的性能指標(biāo)
等效采樣速率要達(dá)到200MHz。利用等效采樣原理,(T采樣=mT信號(hào)+△t), △t=1/200MHz=5ns, 若被測(cè)信號(hào)的最高頻率為10MHz,應(yīng)取m>=10,故等效采樣周期=10*N△t+△t,從而完成200MSaPS的等效速率。
需要的其它資源
1.設(shè)計(jì)輸入輸出功能子板
(1)ADC板。將模擬信號(hào)通過(guò)8位或12位模數(shù)轉(zhuǎn)換器轉(zhuǎn)換成數(shù)字信號(hào),輸入信號(hào)幅度1V,最好截止頻率10MHz ,采樣頻率為1MHz,輸出數(shù)字信號(hào)高電平為3.3V。自行研發(fā)。
(2)LCD
規(guī)格: 320x240。購(gòu)買(mǎi)成品。
穩(wěn)壓電源,液晶顯示屏。
方針、開(kāi)發(fā)工具
ISE9.0綜合開(kāi)發(fā)環(huán)境。
特別推薦
- 伺服驅(qū)動(dòng)器賦能工業(yè)自動(dòng)化:多場(chǎng)景應(yīng)用方案深度解析
- 10年壽命+零下40℃耐寒:廢物管理物聯(lián)網(wǎng)設(shè)備的電池選型密碼
- 從混動(dòng)支線機(jī)到氫能飛行器:Vicor模塊化電源的航空減碳路線圖
- 意法半導(dǎo)體披露公司全球計(jì)劃細(xì)節(jié),重塑制造布局和調(diào)整全球成本基數(shù)
- 動(dòng)態(tài)存儲(chǔ)重構(gòu)技術(shù)落地!意法半導(dǎo)體全球首發(fā)可編程車(chē)規(guī)MCU破解域控制器算力僵局
- 深度解析電壓基準(zhǔn)補(bǔ)償在熱電偶冷端溫度補(bǔ)償中的應(yīng)用
- 如何為特定應(yīng)用選擇位置傳感器?技術(shù)選型方法有哪些?
技術(shù)文章更多>>
- 高電壓動(dòng)態(tài)響應(yīng)測(cè)試:快速負(fù)載切換下的擺率特性研究
- 高效節(jié)能VS舒適體驗(yàn),看HVAC設(shè)備如何通過(guò)新路徑優(yōu)化?
- 如何為特定應(yīng)用選擇位置傳感器?技術(shù)選型方法有哪些?
- 深度解析電壓基準(zhǔn)補(bǔ)償在熱電偶冷端溫度補(bǔ)償中的應(yīng)用
- Arm攜手AWS助力實(shí)現(xiàn)AI定義汽車(chē)
技術(shù)白皮書(shū)下載更多>>
- 車(chē)規(guī)與基于V2X的車(chē)輛協(xié)同主動(dòng)避撞技術(shù)展望
- 數(shù)字隔離助力新能源汽車(chē)安全隔離的新挑戰(zhàn)
- 汽車(chē)模塊拋負(fù)載的解決方案
- 車(chē)用連接器的安全創(chuàng)新應(yīng)用
- Melexis Actuators Business Unit
- Position / Current Sensors - Triaxis Hall
熱門(mén)搜索
SRAM
SSD
ST
ST-ERICSSON
Sunlord
SynQor
s端子線
Taiyo Yuden
TDK-EPC
TD-SCDMA功放
TD-SCDMA基帶
TE
Tektronix
Thunderbolt
TI
TOREX
TTI
TVS
UPS電源
USB3.0
USB 3.0主控芯片
USB傳輸速度
usb存儲(chǔ)器
USB連接器
VGA連接器
Vishay
WCDMA功放
WCDMA基帶
Wi-Fi
Wi-Fi芯片